Fundamentos de TV e Microprocessadores: Perguntas Técnicas

Classificado em Tecnologia

Escrito em em português com um tamanho de 2,89 KB

Como verificar se um microprocessador está funcionando corretamente?

O processo de seleção e verificação envolve as seguintes atividades:

  1. Verificação do relógio (clock).
  2. Verificação da alimentação (tensão).
  3. Comparação da restauração (reset).

Como funciona um gerador de OSD (On-Screen Display) em TV?

O gerador de OSD recebe pulsos de sincronismo vertical e horizontal, necessários para situar os dados estáveis na área de imagem desejada. O gerador de caracteres oferece quatro linhas laterais de saída.

Os sinais de cor (vermelho, verde e azul) são levados até um interruptor triplo no processo de crominância. Este interruptor é usado para apagar rapidamente o sinal (rápida obturação) que sai do gerador de OSD.

Qual a função da etapa de Frequência Intermediária (FI) na televisão?

Após selecionar a estação, o sinal recebido é aplicado à frequência intermediária. Este bloco amplificador tem a função de amplificar o sinal fornecido pelo sintonizador (tuner), melhorando a relação sinal-ruído.

As frequências portadoras, que foram revertidas do sinal da antena após a passagem pelo sintonizador, agora empregam frequências fixas. Para a Frequência Intermediária (FI), o padrão PAL estabelece:

  • Transportadora de áudio: 33,4 MHz.
  • Subportadora de croma: 34,4 MHz.
  • Transportadora de vídeo: 38,9 MHz.

A largura do canal é de 7 MHz para as bandas I e III (VHF) e 8 MHz para as bandas IV e V (UHF).

Enumere os blocos que formam um receptor de televisão.

  1. Sintonizador.
  2. Frequência Intermediária (FI).
  3. Demodulador.
  4. Controle Automático de Ganho (CAG).
  5. Sistema de Interportadoras.
  6. Quase todos os sistemas paralelos.

Explique o sistema de controle de frequência de sintonização por síntese.

Este sistema permite que o usuário selecione uma frequência particular sem a necessidade de realizar varreduras de banda para ajuste. O sintonizador ajusta instantaneamente o oscilador local para trabalhar na frequência de recepção apropriada e desejada.

A estrutura do circuito baseia-se na realização de um Phase-Locked Loop (PLL), utilizando duas dessas sinais. Da comparação dos resultados, é deduzido se a frequência do oscilador local deve ser alterada. Em caso afirmativo, ela será modificada até que se bloqueie rapidamente na frequência desejada, usando o elemento de referência do usuário.

O sinal de comparação de fase é gerado como padrão no próprio circuito, controlando as funções de um oscilador controlado a cristal.

Do ponto de vista físico, o sistema de síntese de frequência é frequentemente instalado em torno de 2 ou 3 chips. Dentro do sintonizador PLL, os blocos incluem o oscilador padrão e o divisor programável.

Entradas relacionadas: